SiLabsは低ジッタクロックチップで56Gbit / s通信を目指しています
- 発行::2018-06-26
Si5391は、最大12出力、サブ100fs RMS位相ジッタを備えた「任意周波数」のクロックジェネレータです。
高精度キャリブレーションバージョン(「Pグレード」)は通常69fs RMS位相ジッタを達成し、56Gbit / sシリーズ設計に必要な一次周波数を生成することができます。同社は、56G PAM-4基準クロックジッタの要件をマージンを持って満たしている「真のサブ100 fsクロックツリーオンチップ」と説明しています。
Si5395 / 4/2は、90fs RMS位相ジッタを供給しながら、任意の入力周波数から任意の組み合わせの出力周波数を生成できるインターネットインフラストラクチャ用のジッタ減衰器です。繰り返しますが、Pグレードデバイスは69fs RMSの標準位相ジッタを提供します。
同社によれば、Si56xの「ウルトラシリーズ」VCXOおよびXOファミリーは最大3GHzまでの周波数にカスタマイズ可能で、ジッターの半分で以前のSilicon Labs VCXO製品の2倍の動作周波数範囲をサポートします。
5 x 7 mmおよび3.2 x 5 mmバージョンのシングル、デュアル、クワッド、およびI 2 Cプログラマブルオプションがあります。標準のパッケージを使用するということは、以前のXO、VCXO、およびVCSOが占有していたいくつかのソケットにドロップするということです。標準的な位相ジッタは90fsと低いです。
Si54x UltraシリーズXOファミリは、光伝送ネットワーク(OTN)、ブロードバンド機器、データセンター、産業用システムなど、より高い安定性と長期信頼性の保証が必要なアプリケーション用です。
56Gbit / s PAM-4(4レベルパルス振幅変調)用に設計されており、帯域幅を一定に保ちながらチャネルあたりのビットレートを向上させることができます。標準的な位相ジッタは80 fsという低い値です。